Bootstrap

【FPGA教程案例28】基于FPGA的DDS直接数字频率合成器之一——原理介绍

FPGA教程目录

MATLAB教程目录

---------------------------------------------------------------------------------------

目录

1.软件版本

2.本算法理论知识

3.DDS直接数字频率合成器的相关技术指标

4.参考文献


1.软件版本

vivado2019.2

2.本算法理论知识

        直接数字频率合成器(Direct Digital Synthesizer,DDS)是一种用于产生数字信号的电子设备,它能够产生具有任意频率和相位的数字信号。DDS的原理是将数字信号通过D/A(数字模拟)转换器转换成模拟信号,从而得到所需的频率和相位。

       在DDS中,相位累加器是一个核心部件。相位累加器的作用是根据频率控制字(即输入的数字信号)和时钟信号来产生一个相位序列。这个相位序列是通过对输入数字信号进行累加而得到的。累加器的输出被用作查找表(ROM)的地址。

      在查找表中,存储着对应不同相位值的幅度序列。当累加器的值作为地址输入到查找

;