Bootstrap

广大松田计组期末复习3

二、填空题
1.现代计算机结构以 存储器 为中心,其基本结构遵循 冯诺依曼 思想。
2.完整的计算机系统包括两大部分,它们是 硬件和软件
3.计算机主机由 中央处理器和内存储器 构成
4.构成计算机的五大功能部件 运算器、控制器、存储器、输入设备、输出设备
5.计算机的运算精度和 CPU的字长 有关
6.计算机硬件能够直接执行的程序是 机器指令程序
7.在计算机中所有的信息采用的都是 二进制 表示
8.设机器字长为8位(含符号位),已知x=-72,求[x]原 11001000 、[x]补 10111000
9.溢出判断:如二进制补码计算10110100+10010010是否产生溢出
10.浮点数的表示范围和 阶码 的位数有关,精度和 尾数 的位数有关
11.设浮点数阶码为8位(含1位阶符),尾数为24位(含1位数符),则32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为 (1-2(-23))*2127 ,最小整数为 2^(-129) ,最大负数为 *( -2^-1 - 2^-23 )2^(-128) , 最小负数为 -2^127
12.浮点加减法运算的基本步骤为 对阶、尾数相加减、结果规格化、舍入处理、溢出处理
13.浮点乘除法运算的基本步骤为 阶码相加、尾数相乘、结果规格化、舍入处理
14.算术逻辑运算单元即 ALU
15.CPU由 运算器 、 控制器寄存器 构成
16.一个二进制数,左移一位相当于将该数 乘2 ,右移一位相当于将该数 除2
17.存储器的扩展方法(三种) 字扩展、位扩展、字位同时扩展
18.芯片规格和地址引脚、数据引脚的关系,如1K*4bit的芯片有 10 条地址线、 4 条数据线?
19.指令基本格式: 操作码+地址码
20.寄存器:PC 程序计数器 、IR 指令寄存器 、SP 堆栈指针寄存器 、MAR 存储地址寄存器 、MDR 存储数据寄存器
21.基本机器周期:FT 取指周期 、ST 源周期 、DT 目的周期 、ET 执行周期
22.DMA操作表示 直接内存访问 ,是在 主存外设 之间建立专用通道直接进行信息传送。
23.计算机中各部件之间进行信息传送的公共线路称为 总线 ,其中CPU内的运算器和控制器之间的连接线路属于 内部总线 ,网卡和CPU之间的连接线路属于 。
24.DMA操作是指不需要CPU的控制在 主存外设 之间直接进行数据传送。
25.浮点数进行加减法运算时首先要进行对阶,对阶的原则是 小阶向大阶对齐
26.RAM指的是 随机存取存储器 ,其特点是可以随意进行读写操作,但是一旦断电其内保存的信息会 随之丢失
27.根据产生控制信号的方式不同,控制器的基本组成方式包括 组合逻辑控制器 和微程序控制器两种。
28.指令寻址的基本方式有两种,一种是 顺序 寻址方式,其指令地址由 程序计数器 给出,另一种是 跳跃 寻址方式,其指令地址由 指令本身 给出
29.中断是指 CPU暂时中止 当前正在执行的程序,转去执行相应的中断服务子程序,执行完后 自动返回 原来程序继续执行。
30.计算机术语中,将运算器和控制器合在一起称为 中央处理器 ,将其与 存储器 合在一起称为主机。
31.浮点数格式中 阶码 的位数决定了表示范围, 尾数 的位数决定了精度。
32.两个8位补码二进制数10110100+00101000= 11011100 ,结果 没有 (有/没有)产生溢出。
33.在一个有四个过程段的浮点加法器流水线中,假设四个过程段的时间分别是T1 = 60ns﹑T2 = 50ns﹑T3 = 90ns﹑T4 = 80ns。则加法器流水线的时钟周期至少为 90ns 。如果采用同样的逻辑电路,但不是流水线方式,则浮点加法所需的时间为 280ns
34.对存储器的要求是速度快、 容量大 和价格低,为了解决这三个方面的矛盾,计算机采用 多级存储 体系结构。
35.中断处理过程包括 中断请求 、判优响应、 中断响应 、中断服务、 中断返回五个步骤。
36.形成操作数地址的方式称为 数据寻址 方式,操作数可以放在专用寄存器、通用寄存器 或IO端口寄存器中。
37.在计算机不同的部件之间需要通过 地址总线 、数据总线和 控制总线 进行连接。
38.CPU采用同步控制方式时,控制器使用 机器周期节拍 组成的多极时序系统

;